本文介绍: DDR也就是常称的内存在一般使用过程中都是透明的,此文从多方面对DDR进行详解

DDR也就是常称的内存在一般使用过程中都是透明的,此文从多方面对DDR进行详解

DDR训练

可靠性系统芯片SoC重要的质量性能要求之一。SoC的复杂在于各个IP模块都对其产生至关重要影响。从芯耀辉长期服务客户的经验来看,在客户的SoC设计中,访问DDR SDRAM是常见需求,所以DDR PHY则成为一个非常关键的IP,其能否稳定可靠工作决定了整个SoC芯片质量可靠性
制定DDR协议的固态技术协会(JEDEC)标准组织没有规范中要求动态随机存取存储器(DRAM)需要具备调整输入输出信号延时能力,于是通常DDR PHY就承担起了输入输出两个方向延时调整工作这个调整的过程称为训练training)。 训练是为了使DDR PHY输出信号能符合固态技术协会标准的要求,DDR PHY通过调节发送端的延迟线(delay line),让DRAM颗粒能在接收端顺利地采样控制信号数据信号;相对应的,在DDR PHY端,通过调整内部接收端延迟线,让DDR PHY能顺利地采样到DRAM颗粒的输出信号。从而在读写两个方向,DDR接口都能稳定可靠工作

原文地址:https://blog.csdn.net/C_SESER/article/details/134784310

本文来自互联网用户投稿,该文观点仅代表作者本人,不代表本站立场。本站仅提供信息存储空间服务,不拥有所有权,不承担相关法律责任

如若转载,请注明出处:http://www.7code.cn/show_39628.html

如若内容造成侵权/违法违规/事实不符,请联系代码007邮箱suwngjj01@126.com进行投诉反馈,一经查实,立即删除

发表回复

您的邮箱地址不会被公开。 必填项已用 * 标注